詞條
詞條說明
1)、 FPGA簡介FPGA普遍用于實現數字電路模塊,用戶可對FPGA內部的邏輯模塊和I/O模塊重新配置,以實現用戶的需求。它還具有靜態可重復編程和動態在系統重構的特性,使得硬件的功能可以像軟件一樣通過編程來修改。可以毫不夸張的講,FPGA能完成任何數字器件的功能,下至簡單的74電路,上**性能CPU,都可以用FPGA來實現。FPGA如同一張白紙或是一堆積木,工程師可以通過傳統的原理圖輸入法,或是
輸出電容的選擇輸出電容是用來補償LDO穩壓器的,所以選擇時必須謹慎?;旧纤械腖DO應用中引起的振蕩都是由于輸出電容的ESR過高或過低。LDO的輸出電容,通常鉭電容是較好的選擇(除了一些專門設計使用陶瓷電容的LDO,例如:LP2985)。測試一個AVX的4.7uF鉭電容可知它在25℃時ESR為1.3Ω,該值處在穩定范圍的中心。另一點非常重要,AVX電容的ESR在-40℃到+125℃溫度范圍內的變
LDO即low dropout regulator,是一種低壓差線性穩壓器。這是相對于傳統的線性穩壓器來說的。傳統的線性穩壓器,如78XX系列的芯片都要求輸入電壓要比輸出電壓至少高出2V~3V,否則就不能正常工作。但是在一些情況下,這樣的條件顯然是太苛刻了,如5V轉3.3V,輸入與輸出之間的壓差只有1.7v,顯然這是不滿足傳統線性穩壓器的工作條件的。針對這種情況,芯片制造商們才研發出了LDO類的電
1、前饋控制電容對LDO穩定性的危害常常有LDO規定在意見反饋電阻器R1上并接一個前饋控制電容CFF,那樣做是為了較好地減少誤差放大器的噪音收獲可讓LDO的輸出噪音不隨輸出工作電壓升高而大幅度提升。遺憾的是,這針對固定不動輸出LDO來講不是行得通的,由于意見反饋連接點不容易得到。針對可調整輸出的LDO是有效的,在其中R1和R2設定輸出工作電壓。CFF和R1產生了一個零點ZFF=1/(2π×R1×C
公司名: 深圳市科電電子有限公司
聯系人: 聶紹明
電 話: 13243662666
手 機: 13823729687
微 信: 13823729687
地 址: 廣東深圳寶安區31區水口花園6片37號205
郵 編: